虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字<b>系统</b>设计

  • 多功能数字钟电路设计 掌握数字电路系统的设计方法、装调技术及数字钟的功能扩展电路的设计

    多功能数字钟电路设计 掌握数字电路系统的设计方法、装调技术及数字钟的功能扩展电路的设计

    标签: 多功能 数字钟电 数字电路系统 数字

    上传时间: 2015-08-23

    上传用户:colinal

  • 基于C54X的DSP载波数字解调系统的设计

    基于C54X的DSP载波数字解调系统的设计,该硬件系统工作稳定,可以实现信号的实时处理,如可以实现语音信号的实时处理,通信信号的实时调制解调灯。在此基础上,为了验证DSP芯片的高性能,在此硬件平台上实现了两个具体应用:一个是高性能的FIR数字滤波器;一个是2FSK数字解调算法的实现。

    标签: C54X DSP 载波 数字解调

    上传时间: 2013-12-17

    上传用户:sssl

  • 数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术

    数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术,就是不增加多余度而扰乱信号,改变数字信号的统计特性,使其近 似于白噪声统计特性的一种技术。这种技术的基础是建立在反馈移位寄存器序 列(伪随机序列)理论之上的。解扰是加扰的逆过程,恢复原始的数字信号。 如果数字信号具有周期性,则信号频谱为离散的谱线,由于电路的非线 性,在多路通信系统中,这些谱线对相邻信道的信号造成串扰。而短周期信号 经过扰码器后,周期序列变长,谱线频率变低,产生的非线性分量落入相邻信 道之外,因此干扰减小。 在有些数字通信设备中,从码元“0”和“1”的交变点提取定时信息,若 传输的数字信号中经常出现长的“1”或“0”游程,将影响位同步的建立和保 持。而扰码器输出的周期序列有足够多的“0”、“1”交变点,能够保证同步 定时信号的提取。

    标签: 数字通信系统 性能 传输 数字信号

    上传时间: 2014-01-23

    上传用户:star_in_rain

  • 传感信号无线数字传输系统的设计与实现.kdh

    传感信号无线数字传输系统的设计与实现.kdh

    标签: kdh 传感信号 无线数字 传输系统

    上传时间: 2014-01-31

    上传用户:silenthink

  • 一个基于FPGA的数字跑表系统的设计

    一个基于FPGA的数字跑表系统的设计,最小单位是百分表位。采用十进制进位。

    标签: FPGA 数字跑表

    上传时间: 2017-06-12

    上传用户:zhengjian

  • 电子书-数字集成电路系统与设计(第2版) 579页

    电子书-数字集成电路系统与设计(第2版) 579页

    标签: 数字集成电路

    上传时间: 2022-03-22

    上传用户:

  • 基于CPLD FPGA的数字通信系统建模与设计

    本书主要介绍了基于cpld/fpga的数字通信系统的设计原理与建模方法。从通信系统的组成、eda概述及建模的概念开始(第1~2章),围绕数字通信系统的vhdl设计与建模两条主线,讲述了常用基本电路的建模与vhdl编程设计(第3章),详细地介绍了数字通信基带信号的编译码、复接与分接、同步信号提取、数字通信基带和频带收发信系统、伪随机序列与误码检测等的原理、建模与vhdl编程设计方法(第4~9章)。全书主要是基于cpld/fpga芯片和利用vhdl语言实现对数字通信单元及系统的建模与设计。 全书内容新颖,循序渐进,概念清晰,针对性和应用性强,既可作为高等院校通信与信息专业的高年级本科生教材或研究生的参考书,也可供科研人员及工程技术人员参考。

    标签: CPLD FPGA 数字通信 系统建模

    上传时间: 2014-01-03

    上传用户:tiantian

  • 面向高清电视的全数字音频系统的设计

    随着数字录音和传输的出现,将数字信号源与数字处理直接结合起来提供端到端数字音频系统的想法看起来即将实现。端到端数字音频确保数字音频源—无论是CD、DVD 或HDTV—“原汁原味”地还原其录制或

    标签: 高清电视 全数字 音频系统

    上传时间: 2013-08-04

    上传用户:icarus

  • 软件无线电数字中频系统的设计与实现

    提出了一种基于软件无线电技术的数字中频系统的实现方案, 介绍了数字中频系统的基本结构,对其中重要部分的性能要求作了分析, 并给出了实现方案,最后给出了系统测试结果。

    标签: 软件无线电 数字中频系统

    上传时间: 2014-12-29

    上传用户:风行天下

  • 同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上

    同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上,采用VHDL语言对同步数字复接各组成模块进行了设计,并在ISE集成环境下进行了设计描述、综合、布局布线及时序仿真,取得了正确的设计结果,同时利用中小容量的FPGA实现了同步数字复接功能。 基群速率数字信号的合成设备和分接设备是电信网络中使用较多的关键设备,在数字程控交换机的用户模块、小灵通基站控制器和集团电话中都需要使用这种同步数字复接设备。近年来,随着需要自建内部通信系统的公司和企业不断增多,同步数字复接设备的使用需求也在增加。FPGA(现场可编程门阵列)器件的高性能简化了数字通信系统的设计与实现。本文基于FPGA的技术特点,结合数字复接技术的基本原理,实现了基群速率(2048kbps)数字信号的数字分接与复接。

    标签: FPGA 数字复接

    上传时间: 2013-12-20

    上传用户:ommshaggar